18 | 08 | 2018
Главное меню
Смотри
Статистика
Пользователи : 1
Статьи : 3765
Просмотры материалов : 8803132

Коллеги
Посетители
Рейтинг@Mail.ru
Советую
Online
  • [Bot]
  • [Google]
  • [Mail.Ru]
  • [Yandex]
Сейчас на сайте:
  • 33 гостей
  • 4 роботов
Новые пользователи:
  • Administrator
Всего пользователей: 1
RSS
Подписка на новости
Texas Instruments C5000 PDF Печать E-mail
Автор: Administrator   
13.10.2016 17:56

Texas Instruments C5000

Це сімейство DSP орієнтоване на цифрові комунікації і

мобільні пристрої на батарейному живленні, внаслідок чого основними

його рисами є висока продуктивність (до 600 MIPS) і

оптимізація під низьке енергоспоживання.

Сигнальні процесори С5000 побудовані по гарвардській архітектурі

і призначені для обробки дробових чисел з фіксованою точкою.

Слід зазначити, що в цьому сімействі є присутніми DSP, що володіють не-

скількома процесорними ядрами, причому деякі з цих ядер

належать до серії ARM. Сімейство С5000 підрозділяється на дві групи:

TMS320C54x. Це одно з найпопулярніших у світі сімейств DSP;

продуктивність ИМС, що входять в нього, лежить в діапазоні від 30 до

532 MIPS. Архітектура і спеціалізований набір інструкцій

(що включає такі типові завдання ЦОС, як реалізація цифрового

фільтру типу КИХ) цього сімейства забезпечує малий об'єм коду для

типових завдань ЦСП, що дозволяє дуже ефективно використовувати

вбудоване ОЗУ. У ядро С54х входять помножувач 17x17, 40-розрядний

суматор і два 40-розрядні акумулятори. Окремо слідує

відмітити наявність апаратного прискорювача Витерби, що дозволяє прискорити

операцію декодування при роботі з GSM. Об'єм ОЗУ цих DSP

міняється в діапазоні від 16 до 1280 Кб, ПЗП — від 16 до 256 Кб.

Периферійні пристрої С54х можуть включати контроллери USB, SCI

PC, McBSP, підтримку карт пам'яті MMC/SD, контроллер ПДП і 8-/16 -

розрядний інтерфейс EHPI.

TMS320C55x. Це сімейство є подальшим розвитком

сімейства С54х і, відповідно, включає значно меншу кількість

ИМС, продуктивність яких доходить до 600 MIPS. Архітектура

DSP цього сімейства оптимізована для зниження енергоспоживання :

у ній реалізовано автоматичне відключення периферійних модулів

масивів пам'яті і окремих вузлів процесора, коли ці пристрої не

використовуються. Ще однією характерною рисою С55х є підтримка

інструкцій змінної довжини (від 8 до 48 біт), що дозволяє виконувати

декілька операцій за один такт, знизити енергоспоживання DSP і

вартість усієї системи. Ядро С55х орієнтоване на збільшення

паралелізму обчислень і внаслідок цього володіє двома АЛУ, двома

здвоєними перемножителями 17x17, чотирма допоміжними

регістрами даних і чотирма 40-розрядними регістрами-акумуляторами.

Існує можливість автоматичного і керованого

користувачем розпаралелювання обчислень за допомогою додаткових шин даних і адрес, а також конвеєра інструкцій.

 
Для тебя
Читай
Товарищи
Друзья